百科技术库 各行业技术资料 - 百科资料网
欢迎来到百科技术库 各行业技术资料 - 百科资料网! [免费注册] | [登录] 微信快捷登录 QQ登录 微博登录 | 帮助中心 各行业技术应有尽有!
全国服务热线 13310018778

栏目导航

最新技术
闪存擦除中断恢复测试方法、装置、电子设备及存储介质
本发明公开了一种闪存擦除中断恢复测试方法、装置、电子设备及存储介质,其中,方法包括以下步骤:对闪存中非操作区域写入第一数据信息;对闪存中操作区域写入第二数据信息;选中操作区域的扇区依次循环执行擦除-查空-编程-校验的循环操作,并在擦除过程中按照设定间隔时间中断擦除操作、恢复擦除操作,间隔检测并记录非操作区域的第一数据信息是否产生变化;当选中扇区循环执行操作达到设定的循环次数时,结束循环。该方法使闪存芯片循环进行了多次测试且中断、恢复操作覆盖整个擦除过程,使得测试数据具有代表性,可准确、有效地反映闪存芯片性能,同时,可有效且清楚地反映出擦除中断、恢复操作累积发生对非操作区域数据的影响。
半导体装置以及半导体储存装置
实施方式提供一种提高了纠错能力的半导体装置以及半导体储存装置。实施方式的半导体装置具有对于乘积码帧的横方向的ECC帧数据进行ECC解码的ECC解码处理电路(31)、对于乘积码帧的纵方向的第2帧数据进行里德-所罗门(RS)解码的RS解码处理电路(32)、保存对于ECC解码处理电路(31)中解码出的ECC帧数据生成的校正子的存储器(M0)、保存对于ECC解码成功了的ECC帧数据生成的RS校正子的存储器(M1)、将ECC解码失败了的ECC帧数据作为解码纠正不能帧数据保存的存储器(D),上述半导体装置执行对解码纠正不能帧数据进行收集的帧收集处理、和对帧收集处理中收集到的解码纠正不能帧数据进行RS解码的反复纠正处理。
半导体器件
一种半导体器件包括选择输入电路和核心数据生成电路。选择输入电路被配置成在写入操作期间从数据、奇偶校验位和数据控制信号生成选择数据、选择奇偶校验位和选择数据控制信号并且在模式写入操作期间将选择数据、选择奇偶校验位和选择数据控制信号设定为预定逻辑电平。核心数据生成电路被配置成接收由选择数据、选择奇偶校验位和选择数据控制信号驱动的驱动数据、驱动奇偶校验位和驱动数据控制信号,以根据错误校正操作和数据反相操作是否被执行来生成被储存到存储器核心中的核心数据。
闪存错误信息检测方法、替换方法、装置、设备及存储介质
本发明公开了一种闪存错误信息检测方法、替换方法、装置、设备及存储介质,其中,检测方法包括以下步骤:S1、对芯片进行内部自测,获取芯片中错误数据信息;S2、分析错误数据信息所在地址,将分别出现在芯片存储主区和冗余区的错误数据信息所在的错误地址信息分别标记、记录;该检测方法通过芯片的内部自测功能对芯片存储数据进行整体分析,获取错误数据信息,并以此为基础确定、标记错误地址信息出现位置,将之记录后,可作为芯片挽救的重要依据,避免了芯片利用冗余区进行存储主区挽救时利用了本身存在无法擦写功能的冗余区地址替换存储主区地址的问题,以提供一种简单、便捷、可靠的检测方法,以提供错误信息作为芯片挽救的有效依据。
数据输入电路和包括数据输入电路的存储器装置
本文描述了数据输入电路和包括数据输入电路的存储器装置。存储器装置包括多个数据输入焊盘和至少一个测试数据输入焊盘。存储器装置还包括与多个通道分别相对应的多个数据输入电路,多个数据输入电路适于将通过数据输入焊盘接收的相应数据传输到对应的通道。存储器装置进一步包括测试控制电路,测试控制电路适于在测试操作期间,基于测试模式信息来在多个数据输入电路之中选择至少一个数据输入电路,并且适于控制所选择的数据输入电路以将设定数据传输到对应的通道。
一种故障硬盘的定位方法及系统
本发明提供了一种故障硬盘的定位方法及系统,周期性采集待检测RAID对应的待处理阵列卡日志;解析待处理阵列卡日志,得到在对待检测RAID执行PR前和执行PR后每一硬盘的第一预设指标的第一变化值,及得到在对待检测RAID执行PR时所需的第一执行时长,及得到对待检测RAID执行CC前和执行CC后每一硬盘的第一预设指标的第二变化值,及得到对待检测RAID执行CC时所需的第二执行时长;根据待检测RAID中每一硬盘对应的第一变化值、第一执行时长、第二变化值和第二执行时长,确定待检测RAID中是否存在故障硬盘;若存在,获取故障硬盘对应的硬盘信息,以准确和及时的对故障硬盘进行定位。
一种驱动电路及显示装置
本发明实施例公开了一种驱动电路及显示装置,驱动电路包括多级移位寄存器;移位寄存器包括输入模块、分压模块、关断模块和输出模块;输入模块用于在输入阶段将第一电压信号输出至第一节点;分压模块内部具有第二节点,分压模块的第一端连接于第二电压信号端且第二端连接于第三电压信号端,分压模块的第一控制端连接于第一移位寄存信号端、第二控制端连接于第二移位寄存信号端且第三控制端连接于第一节点,分压模块用于调节第二节点的电位;关断模块用于在关断阶段将第一节点的电位下拉至第四电压信号;输出模块用于在输出阶段将第一时钟信号输出至移位寄存器的输出端。本发明实施例的技术方案可以提升驱动电路的稳定性。
移位寄存器、显示面板及显示装置
本发明实施例提供了一种移位寄存器、显示面板及显示装置,本发明提供的移位寄存器具有两个输出端,且第二输出端与第一输出端输出的信号的电位相反,第一输出端可以与像素电路中的发光控制端电连接,将第二输出端与像素电路中阳极复位晶体管的栅极电连接。这样在像素发光阶段,仅第一输出端输出的信号控制发光控制晶体管导通以实现发光器件发光;在其余非发光阶段,仅第二输出端输出的信号控制阳极复位晶体管导通以实现对发光器件的阳极提供持续的初始化电压,使发光器件的阳极和阴极两端不产生额外的电流,从而可以避免本不应该发光的像素产生微弱的发光,从而提高显示面板的光学评价结果。
擦写干扰测试系统、方法以及执行装置
本申请提供了擦写干扰测试系统、方法以及执行装置,其技术方案要点是:包括:主控模块、与所述主控模块连接的FPGA模块、与所述FPGA模块连接的待测芯片;所述主控模块用于发送操作指令以及接受所述FPGA模块发送的电平信号;所述FPGA模块接收所述主控模块发出的操作指令并转发给所述待测芯片,使所述待测芯片执行擦除操作或执行编程或执行读取操作,所述FPGA模块对读取操作的结果进行对比并生成电平信号传输至所述主控模块,所述主控模块根据所述电平信号判断是否有擦写干扰。本申请提供的擦写干扰测试系统、方法以及执行装置具有测试效率高的优点。
一种抑制闪存过擦除的方法、装置、电子设备及存储介质
本发明公开了一种抑制闪存过擦除的方法、装置、电子设备及存储介质,其中,方法包括:在对芯片中选中的存在过擦除问题的存储单元进行读取或校验数据操作时,对选中的存储单元的Bulk端施加负压和/或对同一位线上未选中的存储单元的字线端施加负压和/或对选中的存储单元的源端施加正压;该方法提供了“对选中的存储单元的Bulk端施加负压、对同一位线上未选中的存储单元的字线端施加负压、对选中的存储单元的源端施加正压”共三种基础处理方式抑制过擦除存储单元在数据读取校验时漏电行为,进而使得擦除存储单元可在不修复的情况下进行正常使用,且三种基础处理方式可独立或任意搭配使用,具有多样性特点。